美研制出迄今最小三维晶体管 效率更高 尺寸仅2.5纳米


来源:科技日报

[导读]  美国研究人员研制出一种新的三维晶体管,尺寸不到当今最小商业晶体管的一半。他们为此开发了一种新颖的微加工技术,可以逐个原子地修改半导体材料。

中国粉体网讯  美国研究人员研制出一种新的三维晶体管,尺寸不到当今最小商业晶体管的一半。他们为此开发了一种新颖的微加工技术,可以逐个原子地修改半导体材料。


为了跟上“摩尔定律”的步伐,研究人员一直在寻找将尽可能多的晶体管塞入微芯片的方法。最新的趋势是垂直竖立的鳍式三维晶体管,其尺寸约为7纳米,比人类头发还要薄几万倍。


美国麻省理工学院和科罗拉多大学研究人员在IEEE(电气和电子工程师协会)国际电子器件会议上发表论文称,他们对最新发明的化学蚀刻技术(热原子级蚀刻)进行了改进,以便在原子水平上对半导体材料进行精确修改,利用这种技术制造出的CMOS三维晶体管可窄至2.5纳米,且效率高于商用晶体管。


虽然目前存在类似的原子级蚀刻方法,但新技术更精确且能产生更高质量的晶体管。此外,它重新利用了一种常用微加工工具在材料上沉积原子层,这意味着它可以快速集成。研究人员称,这可以使计算机芯片拥有更多的晶体管和更高的性能。


该鳍式场效应晶体管(FinFET)由薄“硅片”组成,垂直竖立在基板上,逻辑门基本上缠绕在鳍片上。由于其垂直形状,可以在芯片上挤压70亿—300亿个FinFET。目前大多数在研的FinFET尺寸为5纳米宽度(业界理想阈值)和220纳米高度。


新技术减少了因材料暴露于氧气引起缺陷而使晶体管效率降低的问题。研究人员报告称,新器件在“跨导”中的性能比传统的FinFET高出约60%。晶体管将小电压输入转换为由栅极提供的电流,该电流打开或关闭晶体管以处理驱动计算。


研究人员说,限制缺陷也会带来更高的开关对比度。理想情况下,晶体管导通时需要高电流以处理繁重的计算,且在关闭时几乎没有电流以节省能量。这种对比对于制造高效的逻辑开关和微处理器至关重要,研究人员表示,他们研发的FinFET的开关对比度是目前为止最高的。(中国粉体网编辑整理/胡一)


推荐10
相关新闻:
网友评论:
0条评论/0人参与 网友评论

版权与免责声明:

① 凡本网注明"来源:中国粉体网"的所有作品,版权均属于中国粉体网,未经本网授权不得转载、摘编或利用其它方式使用。已获本网授权的作品,应在授权范围内使用,并注明"来源:中国粉体网"。违者本网将追究相关法律责任。

② 本网凡注明"来源:xxx(非本网)"的作品,均转载自其它媒体,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责,且不承担此类作品侵权行为的直接责任及连带责任。如其他媒体、网站或个人从本网下载使用,必须保留本网注明的"稿件来源",并自负版权等法律责任。

③ 如涉及作品内容、版权等问题,请在作品发表之日起两周内与本网联系,否则视为放弃相关权利。

粉体大数据研究
  • 即时排行
  • 周排行
  • 月度排行
图片新闻